# 基于LabVIEW FPGA 构建高速流盘应用





## 高速流盘应用

- · 高速内联数字信号处理
  - 射频和通信
  - 航空航天和国防
  - · 信号情报(Signal intelligence)
  - 医学成像



# 被动雷达应用视频



## 概述

- · 流盘的概念
- · LabVIEW FPGA 流盘应用产品
- 案例研究



## 吞吐量

在一定时间内处理或传输的数据或条目的数量

数据 时间

- 字节/秒位/秒

条目 时间

- 样本/秒
- 像素/秒
- 帧/秒

操作 时间

- - FLOP FFT/秒





## 带宽

一个通道或处理单元可获取的最大吞吐量。

#### 影响实际带宽的因素

- 需要根据情况采取特定的使用或者访问模式,以取得最高的带宽利用率
- 在应用层面上,并不是所有的带宽都能可用



## 平均吞吐量vs.瞬时吞吐量

- 平均
  - 可持续性
  - 经历任意的一段时间

- 瞬时
  - 突发性数据
  - 峰值吞吐量





## 平均吞吐量vs.瞬时吞吐量



- · 占空比(开/关)
  - 传输可能是周期性的
  - 平均吞吐量 = 瞬时吞吐量 x 占空比
- 区块大小
  - 数据源提供区块大小整数倍的数据
- 接收方可以
  - 处理瞬时吞吐量。
  - 或者: 使用缓存,并处理平均吞吐量



## NI RIO架构与 NI FlexRIO



## 系统数据流盘的机制





## FlexRIO 和 MI 流盘机制





## FPGA VI 的数据传输机制

受限的资源 → 逐点处理

小型的、固定大小的数组 → 并行处理





## 单周期定时循环





## 循环延时的限制





## 时序错误



## 通过流水线获得更高的时钟速度



16



## FPGA VI - 流水线型数据传输机制

流水线型的数据传输机制设计可以让操作同步进行









## 多周期IP和单周期定时循环

初始化流水线时会产生无效数据

#### 同时,

- · IP可能需要多个周期完成这项工作
- 但是每个周期必须返回些什么...
- 需要在程序框图中识别数据的有效性



## 4线握手





## 多循环速率设计

- 不是所有的设备都可以在同样的速率下运行
- 不是所有的设备都需要在同样的速率下运行
  - 更低的时钟速率可以让编译更简单,并提高了资源的利用率





## 对于存储的考虑

#### · 空间需求

- 元素的数目
- · 元素数据的宽度



#### · 访问需求

- · 顺序: 顺序访问vs.随机访问
- · 延时: 单周期访问vs.多周期访问
- · 元素数量: 单个元素vs.多个元素



## 选择存储/通信方式

#### 单个元素

- 使用输入控件或者显示控件 用于与主机进行数据的发送/接收
- · 本地或全局变量 用于在FPGA内存储或传输数据
- 寄存器或握手用于在循环之间传递的节点

#### 多个元素

- · FIFO 用于在FPGA的不同位置内连续的传递数据
- FIFO 用于通过DMA向主机传递数据
- · Memory 用于存储FPGA随机访问的数据
- · DRAM 用于NI FlexRIO内的高速存储,容量高达2GB















## 案例分析

使用我们已经学习过的概念



## 案例研究: 概述

- 目标: 搭建能够满足下面要求的架构:
  - 1. 从NI 5734(4通道, 每个记录中包含1024个样本)中获取样本
  - 2. 为多次记录计算平均值(每次计算处理256次记录)
  - 3. 为经过平均的波形计算FFT
  - 4. 将FFT的结果发送给主机或显示设备





#### 适配器模块为FPGA生成连续的数据流

•占空比: 100%

•瞬时吞吐量: 16位×4通道×120MHz = 960MB/s

•平均吞吐量: 960MB/s × 100% = 960MB/s



数据源 数据接收端



数据采集引擎之外的吞吐量会根据波形变化

获取: 波形的上升沿触发.

•区块大小: 1024个样本

•占空比: 根据波形变化; ≤100%

•瞬时吞吐量: 16位×4通道×120MHz = 960MB/s

•平均吞吐量: 960MB/s × 占空比 ≤ 960MB/s



数据源

数据接收端



#### 多次记录计算平均单元之后的吞吐量取决于上级流 数据的吞吐量

•区块大小: 1024个样本

•占空比: ≤100% ÷ 256 (对每个记录进行平均计算) = 0.39%

•瞬时吞吐量: 16位×4通道×120MHz = 960MB/s

•平均吞吐量: 960MB/s × 0.39% = 3.75 MB/s



数据源

数据接收端



#### FFT操作将数据带宽增加到23位, 并引入了几个周期的延时

•区块大小: 1024个样本

•占空比: 0.39%

•瞬时吞吐量: 23位 × 4通道 × 120MHz = 1.38GB/s

•平均吞吐量: 1.38GB/s × 0.39% = 5.38MB/s



**NATIONAL** 

## 案例分析: 分析存储

数据采集引擎使用FIFO缓存触发前和触发后的数据

•数据带宽: 16 位×4 通道=8 字节

•元素数目: 预期的触发前采样数(128个样本, 1KB)

•应用: 4个并行块RAM FIFO



NATIONAL INSTRUMENTS

## 案例分析: 分析存储

若要对多记录进行平均计算,则需要使用内存来收 集多个记录。

•数据带宽: 32 位× 4 通道= 16 字节

•元素数目: 记录的长度(1024个样本, 16KB)

•应用: 4 个并行块RAM内存



## 案例分析: 分析存储

使用DMA FIFO 来缓存被传输到主机的数据 , 避免 总线错误引起的数据丢失。

•数据带宽: 32 位× 4 通道 = 16 字节

•元素个数: 记录的长度(1024个样本, 16KB)

•方法: 4 个并行块RAM FIFO



NATIONAL

## 案例分析: 时钟架构

NI 5734以120MS/s的速度进行采样,并为IO模块提供120MHz时钟。

为模块的各种操作提供120MHz时钟.



## 案例分析: 通信策略

数据采集引擎和多次记录计算平均单元随时准备收取新的数据。

可以使用一种2线协议作为握手协议:

•数据有效输入

•数据有效输出



## 案例分析: 通信策略

FFT单元和DMA FIFO可能不需要随时准备接收数据, 这些数据可以由平均器的内存进行缓存。

使用4线协议控制多次记录计算平均单元、FFT和DMA FIFO 之间的数据流



## 案例分析: 并行应用













ni.com/china 37

# 案例分析: 重新评估吞吐量

多次记录平均计算单元输出的数据是原数据的256分之一。

可以充分利用数据抽取来减少下级数据流节点串行化时所需要的元素数目。



# 案例分析: 重新评估吞吐量

多次记录平均计算单元输出的数据是原数据的256分 之一。

•区块大小: 1024个样本

•占空比: 0.39% × 4 = 1.56%

•瞬时吞吐量: 960MB/s ÷ 4 = 240MB/s



NATIONAL INSTRUMENTS

# 案例分析: 重新评估存储

新的串行化单元需要内存来缓存并行的输入数据。

•数据带宽: 32 位× 4 通道= 16 字节

•元素个数: 记录的长度(1024个样本)

•应用: 4个并行块RAM FIFO



# 案例分析: 重新评估存储

修改DMA FIFO以适应新的数据带宽和元素个数。

•数据带宽: 23 位→ 4 字节(为FIFO取整)

•元素个数: 4 个记录的长度(4096个样本)

•应用: 块RAM连接主机的FIFO





## 案例分析: 重新评估时钟

FFT单元的吞吐量更低,因此可以在更低的时钟频率 下运行。



# 案例分析: 重新评估时钟

FFT单元的吞吐量更低,因此可以在更低的时钟频率 下运行。



# 案例分析: 重新评估存储

需要使用一个块RAM FIFO,用于在时域内传递数据。

•数据带宽: 32 位× 1 通道= 4字节

•元素个数: 4 次记录(4096个样本, 16KB)

•方法: 单个块RAM定向连接FIFO



# 案例分析: 串行化 & 多时钟

IO 模块时钟0 (120 MHz)





### 案例分析: 再次尝试编译...





## 结论

- · 数据流盘应用在数据输入时立即处理, 一般是逐点式的处理
- 理解硬件的不同存储设备和带宽的兼容性
  - 每个案例都可以采用不同的数据源组合方式
- 在设计系统时 (编写代码之前!) 需要考虑:
  - 吞吐量
  - 存储
  - 时序
  - 通信协议



# 其它资源

- · 高性能RIO开发手册: <u>ni.com/hprioguide</u>
- · 高吞吐量FPGA培训: ni.com/training
- NI FlexRIO设备开发库: <u>ni.com/labs</u>
- LabVIEW FPGA产品文档 <u>ni.com/flexrio</u>



# 更多自动化测试与测量专题

- 11:15-12:00 会议厅3E《为自动化测试选择最佳软件工具》
- 11:15-12:00 黄河厅 《纵览新一代数据记录系统》
- 13:30-14:15 黄河厅《使用最新技术和总线进行高速、高吞吐量测试》
- 13:30-14:15 会议厅3J 《从概念到原型-基于LabVIEW的软件无线电平台介绍》
- 14:30-15:15 国际厅《选择PXI平台的几点考虑》
- · 15:30-16:15 国际厅 《多通道数据采集与分析系统的构建要诀》
- 15:30-16:15 会议厅3J 《基于LabVIEW FPGA构建高速流盘应用》



# 谢谢



系统无界

